Пример: Глобальная сеть INTERNET
Я ищу:
На главную  |  Добавить в избранное  

Главная/

Радиоэлектроника, компьютеры и периферийные устройства. /

Микро ЭВМ на МПК 1801

Документ 1 | Документ 2 | Документ 3 | Документ 4 | Документ 5 | Документ 6 | Документ 7 | Документ 8 | Документ 9 | Документ 10 | Документ 11 | Документ 12 | Документ 13 | Документ 14 | Документ 15 | Документ 16

2. Проектирование ЦП на БИС К1801

 

В ЭВМ арифметические и логические операции с поступающей информацией выполняются в процессоре. Процессор, реализованный в виде одной БИС или на нескольких БИС называется микропроцессором. Основными блоками, из которых состоит МП является арифметико-логический блок (АЛБ) и устройство управления (УУ). Информация в МП поступает через выходные магистрали, которые связывают его с блоками памяти и различными внешними устройствами. Количество магистралей, связывающих МП с внешними устройствами может быть различным  в зависимости от внутренней организации МП и структуры вычислительного устройства. Структура микроЭВМ определяется организацией МП, составом входящих в него функциональных узлов, количеством внешних магистралей и организацией обмена информацией. Для многих команд требуются процедуры обмена информацией с ЗУ, разнообразными внешними устройствами, устройствами ввода-вывода. При реализации процедурного обмена МП формирует на МА адрес ячейки ЗУ или двоичный код внешнего устройства, к которому он обращается. Одновременно МП по МУ формирует управляющие сигналы, настраивающие подключающее устройство на необходимый режим обмена информацией. После формирования кода адреса и управляющих сигналов по МД передается информация. Эта информация затем преобразуется в соответствии с кодом очередной команды, записанной в специальный регистр МП. Для этого УУ МП формирует управляющие сигналы на узлы АЛБ, участвующие в выполнении команды. Одновременно с выполнением команды УУ МП формирует адресный код следующей команды и обеспечивает считывание ее из блока памяти.   Для   связи   по   единым   магистралям   выходные   и   входные   узлы  различных  блоков  должны строиться с учетом уровней передаваемых по  магистралям  сигналов, а также их состава и временной

последовательности. Согласование характеристик сигналов в магистралях с внутренними сигналами различных  систем обеспечивается интерфейсными блоками соответствующих устройств. Количество общих магистралей в микроЭВМ может быть различным. Для реализации различных режимов обмена информацией в микропроцессорную систему при необходимости можно ввести контроллер прерываний КП для обработки сигналов запросов на обслуживание от УВВ, а также контроллер прямого доступа к памяти КПДП для организации обмена данными между ЗУ и УВВ (рис.2.1). Восьмиразрядное арифметико-логическое устройство (АЛУ) МП обеспечивает выполнение арифметических и логических операций над двоичными данными, представленными в дополнительном коде, а также обработку двоично-десятичных упакованных чисел. Блок микропрограммной памяти содержит последовательность микрокоманд. Это микроконструкции управления операционными блоками, выбора следующего адреса, служебные и управляющие микроинструкции. Микроинструкция управления операционным блоком определяет код выполняемой в АЛУ операции. Управляющие сигналы в АЛУ могут поступать непосредственно с выхода микропрограммной памяти либо с выходов дешифратора микрокоманд, работающих под управлением микроинструкций памяти микропрограмм. Микропроцессор имеет раздельный 16-ти разрядный канал адреса и 8-ми разрядный канал данных. Канал адреса обеспечивает прямую адресацию внешней памяти объемом до 65536 байт, 256 устройств ввода и 256 устройств  вывода. В начале каждого машинного цикла микропроцессор вырабатывает сигнал синхронизации SYN, который в сочетании с другими сигналами может быть использован для организации различных режимов работы. После подачи на вход   SR   сигнала   высокого   уровня  МП  устанавливается  в исходное состояние. МП выдает на адресный канал адрес ячейки, в которой хранится   команда   программы,   а  через  канал  данных -

информацию состояния, а далее происходит обработка и анализ сигналов МП. Действия, выполняемые МП в машинном цикле определяются 8-ми разрядной информацией состояния, которая выдается через канал данных в первом такте каждого машинного цикла. Эта информация может использоваться для выборки сигналов обращения  к  ЗУ, УВВ и для организации различных режимов  работы МП. При выполнении команд МП  может переходить из одного из трех состояний: “ожидание”, “захват”, “останов”, длительность которых определяется внешними управляющими сигналами. Архитектура МП описывает методологию оптимального объединения совокупности аппаратных, программных и микропрограммных средств в вычислительной системе с позиции свойств, предоставляемых в распоряжение разработчиков систем и программистов - пользователей. При разработке архитектуры МП и информационно-управляющих систем на их основе необходимо:

1) дать описание концептуальной структуры функционального поведения системы с позиций учета интересов пользователя при ее построении и организации вычислительных процессов в ней;

2) определить структуру, номенклатуру и особенности построения программных и микропрограммных средств;

3) описать характеристики внутренней организации потоков данных и управляющей информации;

4) произвести анализ функциональной структуры и особенностей физической реализации устройств системы с позиций сбалансированности программных, микропрограммных и аппаратурных средств. При разработке архитектуры МП и на их основе микросистем устанавливаются форматы данных и команд, определяются системы команд и методы адресации, обосновываются требования к интерфейсам. Правильно сбалансированные требования к аппаратурным и программным дают возможность оптимизировать вычислительный процесс в спроектированной микросистеме. В МП микросистеме функции оптимизации

выполняет программное обеспечение. Достигаемый при разработке компромисс между аппаратурными и программными средствами определяет его сложность и трудоемкость. БИС наибольшее влияние оказывают на микроархитектуру микропроцессора - аппаратную организацию и логическую структуру микропроцессора, конфигурацию регистров, управляющих схем, арифметико-логических блоков, запоминающих устройств и связывающих их информационных магистралей. Функциональные блоки,      которые раньше строились из многочисленных полупроводниковых  приборов  в  настоящее  время реализуются в виде одного прибора. Кроме того, увеличение функциональной насыщенности и быстродействия и снижения стоимости памяти и логики, обеспечиваемые БИС, открывают новые возможности проектирования микроЭВМ, уменьшая влияние стоимости. Поскольку МП выполнены на одном кристалле и при этом включают в себя все аппаратурные средства центрального процессора - регистры, АЛБ, схемы управления, а в некоторых случаях даже память их микроархитектура определяет многие из черт микроархитектуры системы (емкость и расположение регистров, разрядность и трассировку магистралей данных, наличие буферных регистров и магистралей для передачи всех сигналов). Так как многие элементы микроархитектуры становятся частью конструкций кристалла, очень трудно создать такой кристалл БИС, который мог бы найти широкое применение. Очевидно, что кристалл, на котором реализована микроархитектура одной микроЭВМ, будет бесполезным для построения микроЭВМ другой архитектуры. Следовательно, объем   его  производства  будет  небольшим,  а  себестоимость высокой. Микропроцессоры, являющиеся удачным примером реализации целой микроархитектуры на одном кристалле, позволяют также увидеть и недостатки такого подхода. В дополнении к собственной архитектуре эти МП обладают собственной макроархитектурой и системой команд и в связи с этим практически не годятся для реализации архитектуры других ЭВМ.


Copyright © 2005—2007 «RefStore.Ru»