Пример: Глобальная сеть INTERNET
Я ищу:
На главную  |  Добавить в избранное  

Главная/

Радиоэлектроника, компьютеры и периферийные устройства. /

Выбор логическойструктуры процессора

←предыдущая следующая→  
1 2 3 4 5 

этой разностью. Содержимое регистров остается неизменным. РК ВО ОП ЗР Т = 4*Тм АДДДДБДДДДБДДДДБДДДДЩ Т = 15) Операция сдвига влево/вправо (регистр-память): ЪДДДДДДДДВДДДДВДДДДВДДДДВДДДДДДДДДДДДї і КОП і R1 і і В2 і D2 і SLL R1,D2(B2) АДДДДДДДДБДДДДБДДДДБДДДДБДДДДДДДДДДДДЩ 0 31 Команда SLL производит сдвиг содержимого регистра R1 влево на количество разрядов, указанное как адрес второго операнда. Принимается средне вероятное значение сдвига на 3 разряда. РК ВА ВК ЗР Т = 6*Тм АДДДДБДДДДБ---------БДДДДЩ Т = . 16) Определим время Тп, исходя из таблицы значений зависимости вероятности обращения к буферной памяти от ее емкости: Таблица 1. ЪДДДДДДДДДДДДДДДДДДДДДДДДДДДДДДВДДДДВДДДДВДДДДВДДДДВДДДДВДДДДВДДДДї і Емкость буферной памяти (Кб) і 2 і 4 і 8 і 16 і 32 і 64 і128 і ГДДДДДДДДДДДДДДДДДДДДДДДДДДДДДДЕДДДДЕДДДДЕДДДДЕДДДДЕДДДДЕДДДДЕДДДДґ і Вероятность обращения (р) і 90 і 92 і 94 і 96 і 97 і 98 і 99 і АДДДДДДДДДДДДДДДДДДДДДДДДДДДДДДБДДДДБДДДДБДДДДБДДДДБДДДДБДДДДБДДДДЩ Время обращения к памяти будем определять условно в количестве машинных тактов и исходя из следующего выражения: Тп = р*Тб + (1-р)*Тц; Тп = где р - вероятность нахождения информации в кэш-памяти; Тб - цикл обращения буферной памяти; Тц - цикл обращения основной памяти. . РАСЧЕТ ПРОИЗВОДИТЕЛЬНОСТИ ПРОЦЕССОРА: Таблица 2. ЪДДДВДДДДДДДДДДДДДДДДДДДДДДДДВДДДДДДДВДДДДДДДДДДДДДВДДДДДДДДДДДДДДї і NNі Наименование і Вес іДлитель.(такт) Среднее знач.і і ппі и тип операции ікомандыГДДДДДДВДДДДДДЕДДДДДДВДДДДДДДґ і і і % іб/совмісовмещітакт*%і мкс*% і ГДДДЕДДДДДДДДДДДДДДДДДДДДДДДДЕДДДДДДДЕДДДДДДЕДДДДДДЕДДДДДДЕДДДДДДДґ і 1.іЗагрузка:память-регистр і 12.4 і і і і і і 2.і регистр-память і 6.2 і і і і і і 3.і регистр-регистрі 21.6 і і і і і і іСложение/вычитание: і і і і і і і 4.і ф.зпт, регистр-регистрі 14.4 і і і і і і 5.і ф.зпт, регистр-память і 8.5 і і і і і і 6.і пл.зпт, регистр-регистрі 6.4 і і і і і і 7.і пл.зпт, регистр-память і 3.5 і і і і і і іУмножение: і і і і і і і 8.і ф.зпт, регистр-регистрі 1.8 і і і і і і 9.і пл.зпт, регистр-регистрі 2.6 і і і і і і іДеление: і і і і і і і10.і ф.зпт, регистр-регистрі 0.6 і і і і і і11.і пл.зпт, регистр-регистрі 1.2 і і і і і і іУсловный переход: і і і і і і і12.і успешный і 10.4 і і і і і і13.і неуспешный і 2.2 і і і і і і іЛогические операции: і і і і і і і14.і сравнение (ф.зпт) і 4.8 і і і і і і15.і сдвиг (на 3 разряда) і 3.4 і і і і і ГДДДЕДДДДДДДДДДДДДДДДДДДДДДДДЕДДДДДДДЕДДДДДДЕДДДДДДЕДДДДДДЕДДДДДДДґ і і Суммарное значение і і -- і -- і і і АДДДБДДДДДДДДДДДДДДДДДДДДДДДДБДДДДДДДБДДДДДДБДДДДДДБДДДДДДБДДДДДДДЩ Среднее время выполнения команды (такт): Тст = Ткт/100 Тст = Производительность процессора (ком/такт): Пт = 1/Тст Пт = Требуемый машинный такт (мкс): Тм у Пт/Пз Тм = Среднее время выполнения команды (мкс): Тсм = Ткм/100 Тсм = Реальная производительность процессора (млн.ком/с): Пр = 1/Тсм Пр = Технико-экономическая эффективность (ком/с*руб): Р = Пр/Ср . З А К Л Ю Ч Е Н И Е Результаты разработки процессора ЭВМ Единой системы заданной производительности показывает, что для данного уровня производитель- ности технически и экономически целесообразным является использование элементной базы, позволяющей иметь машинный такт не более 60 нс, совмещенная обработка, при которой можно выполнять одновременно до 5 команд, и использование сверхоперативной буферной памяти емкостью не менее 64 Кбайт. Применение других методов ускорения операций: совмещение на этапе выполнения операции - получение промежуточных результатов (полусумм и поразрядных переносов); реализация операций умножения/деления на специальном устройстве с конвейерной обработкой и др., не целесообразно. 

←предыдущая следующая→  
1 2 3 4 5 


Copyright © 2005—2007 «RefStore.Ru»